產(chǎn)品詳情
■產(chǎn)品名稱:AM1808EZWTA3
■功能名稱:Sitara 處理器:Arm9、LPDDR、DDR2、顯示器、以太網(wǎng)
■概要:
是一款基于 ARM926EJ-S 的低功耗應(yīng)用處理器。該器件使原始設(shè)備制造商 (OEM) 和原始設(shè)計(jì)制造商 (ODM) 能夠通過完全集成的混合處理器解決方案的最大靈活性將具有強(qiáng)大操作系統(tǒng)支持、豐富用戶界面和高處理性能壽命的設(shè)備快速推向市場(chǎng).
是一個(gè) 32 位 RISC 處理器內(nèi)核,可執(zhí)行 32 位或 16 位指令并處理 32 位、16 位或 8 位數(shù)據(jù)。內(nèi)核使用流水線,以便處理器和內(nèi)存系統(tǒng)的所有部分都可以連續(xù)運(yùn)行。
ARM 內(nèi)核有一個(gè)協(xié)處理器 15 (CP15)、保護(hù)模塊以及帶有表后備緩沖區(qū)的數(shù)據(jù)和程序內(nèi)存管理單元 (MMU)。ARM 核心處理器具有單獨(dú)的 16 KB 指令和 16 KB 數(shù)據(jù)緩存。兩者都是與虛擬索引虛擬標(biāo)簽 (VIVT) 的四向關(guān)聯(lián)。ARM 內(nèi)核還具有 8KB 的 RAM(向量表)和 64KB 的 ROM。
- ●375 和 456 MHz ARM926EJ-S RISC MPU
-
●ARM926EJ-S 內(nèi)核
- 32 位和 16 位 (Thumb) 指令
- 單周期 MAC
- ARM Jazelle 技術(shù)
- 用于實(shí)時(shí)調(diào)試的嵌入式 ICE-RT
-
●ARM9 內(nèi)存架構(gòu)
- 16KB 指令緩存
- 16KB 數(shù)據(jù)緩存
- 8KB RAM(向量表)
- 64KB ROM
-
增強(qiáng)型直接內(nèi)存訪問控制器 3 (EDMA3):
- 2 通道控制器
- 3個(gè)傳輸控制器
- 64 個(gè)獨(dú)立 DMA 通道
- 16 個(gè)快速 DMA 通道
- 可編程傳輸突發(fā)大小
- ●128KB 片上內(nèi)存
- ●1.8-V 或 3.3-V LVCMOS I/O(USB 和 DDR2 接口除外)
-
●兩個(gè)外部存儲(chǔ)器接口:
-
EMIFA
- NOR(8 位或 16 位寬數(shù)據(jù))
- NAND(8 位或 16 位寬數(shù)據(jù))
- 具有 128-MB 地址空間的 16 位 SDRAM
-
DDR2/移動(dòng) DDR 內(nèi)存控制器,具有以下之一:
- 具有 256 MB 地址空間的 16 位 DDR2 SDRAM
- 具有 256 MB 地址空間的 16 位 mDDR SDRAM
-
EMIFA
-
●三個(gè)可配置的 16550 型 UART 模塊:
- 帶有調(diào)制解調(diào)器控制信號(hào)
- 16 字節(jié)先進(jìn)先出
- 16x 或 13x 過采樣選項(xiàng)
- ●液晶控制器
- ●兩個(gè)串行外設(shè)接口 (SPI),每個(gè)都有多個(gè)芯片選擇
- ●兩個(gè)帶有安全數(shù)據(jù) I/O (SDIO) 接口的多媒體卡 (MMC)/安全數(shù)字 (SD) 卡接口
-
●兩個(gè)主從內(nèi)部集成電路
(I 2 C 總線) - ●一個(gè)具有 16 位寬多路復(fù)用地址和數(shù)據(jù)總線的主機(jī)端口接口 (HPI),可實(shí)現(xiàn)高帶寬
-
●可編程實(shí)時(shí)單元子系統(tǒng) (PRUSS)
-
兩個(gè)獨(dú)立的可編程實(shí)時(shí)單元 (PRU) 內(nèi)核
- 32 位加載存儲(chǔ) RISC 架構(gòu)
- 每個(gè)內(nèi)核 4KB 指令 RAM
- 每個(gè)內(nèi)核 512 字節(jié)的數(shù)據(jù) RAM
- 可以通過軟件禁用 PRUSS 以節(jié)省電量
- 除了 PRU 內(nèi)核的正常 R31 輸出之外,每個(gè) PRU 的寄存器 30 從子系統(tǒng)中導(dǎo)出。
-
標(biāo)準(zhǔn)電源管理機(jī)制
- 時(shí)鐘門控
- 單個(gè) PSC 時(shí)鐘門控域下的整個(gè)子系統(tǒng)
- 專用中斷控制器
- 專用交換中心資源
-
兩個(gè)獨(dú)立的可編程實(shí)時(shí)單元 (PRU) 內(nèi)核
- ●具有集成 PHY (USB1) 的 USB 1.1 OHCI(主機(jī))
-
●具有集成 PHY 的 USB 2.0 OTG 端口 (USB0)
- USB 2.0 高速和全速客戶端
- USB 2.0 高速、全速和低速主機(jī)
- 終點(diǎn) 0(控制)
- 端點(diǎn) 1、2、3、4(控制、批量、中斷或 ISOC)RX 和 TX
-
●一個(gè)多通道音頻串行端口 (McASP):
- 發(fā)送和接收時(shí)鐘
- 兩個(gè)時(shí)鐘區(qū)和 16 個(gè)串行數(shù)據(jù)引腳
- 支持 TDM、I2S 和類似格式
- 支持 DIT
- 用于發(fā)送和接收的 FIFO 緩沖器
-
●兩個(gè)多通道緩沖串行端口 (McBSP):
- 發(fā)送和接收時(shí)鐘
- 支持 TDM、I2S 和類似格式
- AC97 音頻編解碼器接口
- 電信接口(ST-Bus、H100)
- 128 通道 TDM
- 用于發(fā)送和接收的 FIFO 緩沖器
-
●10/100 Mbps 以太網(wǎng) MAC (EMAC):
- 符合 IEEE 802.3 標(biāo)準(zhǔn)
- MII 媒體獨(dú)立接口
- RMII 簡(jiǎn)化的媒體無關(guān)接口
- 管理數(shù)據(jù) I/O (MIO) 模塊
-
●視頻端口接口 (VPIF):
- 兩個(gè) 8 位標(biāo)清 (BT.656)、單個(gè) 16 位或單個(gè)原始(8 位、10 位和 12 位)視頻采集通道
- 兩個(gè) 8 位 SD (BT.656)、單個(gè) 16 位視頻顯示通道
-
●通用并行端口 (uPP):
- FPGA 和數(shù)據(jù)轉(zhuǎn)換器的高速并行接口
- 兩個(gè)通道上的數(shù)據(jù)寬度均為 8 至 16 位(含)
- 單數(shù)據(jù)速率或雙數(shù)據(jù)速率傳輸
- 支持帶有 START、ENABLE 和 WAIT 控件的多個(gè)接口
-
●串行 ATA (SATA) 控制器:
-
支持 SATA I (1.5 Gbps) 和 SATA II
(3.0 Gbps) - 支持所有 SATA 電源管理功能
- 多達(dá) 32 個(gè)條目的硬件輔助本機(jī)命令隊(duì)列 (NCQ)
- 支持端口倍增器和基于命令的切換
-
支持 SATA I (1.5 Gbps) 和 SATA II
- ●具有 32kHz 振蕩器和獨(dú)立電源軌的實(shí)時(shí)時(shí)鐘 (RTC)
- ●三個(gè) 64 位通用定時(shí)器(每個(gè)可配置為兩個(gè) 32 位定時(shí)器)
- ●一個(gè) 64 位通用或看門狗定時(shí)器(可配置為兩個(gè) 32 位通用定時(shí)器)
-
●兩個(gè)增強(qiáng)型高分辨率脈沖寬度調(diào)制器 (eHRPWM):
- 具有周期和頻率控制的專用 16 位時(shí)基計(jì)數(shù)器
- 6 個(gè)單邊沿輸出、6 個(gè)雙邊沿對(duì)稱輸出或 3 個(gè)雙邊沿非對(duì)稱輸出
- 死區(qū)生成
- 高頻載波PWM斬波
- 跳閘區(qū)輸入
-
●三個(gè) 32 位增強(qiáng)型捕獲 (eCAP) 模塊:
- 可配置為 3 個(gè)捕捉輸入或 3 個(gè)輔助脈寬調(diào)制器 (APWM) 輸出
- 最多四個(gè)事件時(shí)間戳的單次捕獲
- 361 球無鉛塑料球柵陣列 (PBGA) [ZCE 后綴],0.65 毫米球間距
- 361 球無鉛 PBGA [ZWT 后綴],0.80 毫米球間距
-
-

